Basler Electric DECS-400 Manual del usuario
Página 225

APÉNDICE A
• LÓGICA PROGRAMABLE
CONTENIDO
LÓGICA PARA LA CONEXIÓN EN PARALELO DE UNA MÁQUINA COMPUESTA ........................ A-47
Figuras
Figura A-1. Configuración del temporizador de lógica .............................................................................. A-2
Figura A-2. Lógica predeterminada ........................................................................................................... A-4
Figura A-3. DECS-400 simple con PSS (Parte 1 de 3) ............................................................................. A-6
Figura A-4. DECS-400 simple con PSS (Parte 2 de 3) ............................................................................. A-9
Figura A-5. DECS-400 simple con PSS (Parte 3 de 3) ........................................................................... A-12
Figura A-6. DECS-400 simple sin PSS (Parte 1 de 3) ............................................................................ A-15
Figura A-7. DECS-400 simple sin PSS (Parte 2 de 3) ............................................................................ A-17
Figura A-8. DECS-400 simple sin PSS (Parte 3 de 3) ............................................................................ A-20
Figura A-9. DECS-400 doble con PSS (Parte 1 de 3) ............................................................................. A-23
Figura A-10. DECS-400 doble con PSS (Parte 2 de 3)........................................................................... A-26
Figura A-11. DECS-400 doble con PSS (Parte 3 de 3)........................................................................... A-29
Figura A-12. DECS-400 doble sin PSS (Parte 1 de 3) ............................................................................ A-32
Figura A-13. DECS-400 doble sin PSS (Parte 2 de 3) ............................................................................ A-34
Figura A-14. DECS-400 doble sin PSS (Parte 3 de 3) ............................................................................ A-36
Figura A-15. Ilustración de modificación del esquema de lógica ............................................................ A-39
Figura A-16. Ventana Open Default Logic .............................................................................................. A-40
Figura A-17. Eliminar Layer1 InputBuffer.Volts per Hz Limit --> Or1.Input4 ........................................... A-43
Figura A-18. Eliminar Layer1 InputBuffer.Field Over Current ---> Or6.Input3 ........................................ A-43
Figura A-19. Eliminar OutputBuffer - InputBuffer.Field Flashing ---> Relay Output 5 ............................. A-44
Figura A-20. Agregar Layer3 InputBuffer.Volts per Hz Limit ---> Layer3.Or1.Input1 .............................. A-45
Figura A-21. Agregar Layer3 InputBuffer.Field Over Current ---> Layer3.Or1.Input2............................. A-45
Figura A-22. Agregar Layer4 - Layer3.Or1.Output ---> Mux1.Input ........................................................ A-46
Figura A-23. Agregar OutputBuffer – Layer4.Mux1.Output1 ---> Relay Output5 .................................... A-46
Figura A-24. Agregar OutputBuffer – Layer4.Mux1.Output2 ---> Relay Output6 .................................... A-47
Figura A-25. Desconectar Layer 2 Multiplexor 1, Output 2 ..................................................................... A-48
Figura A-26. InputBuffer.Fixed Logic TRUE #10 ---> OutputBuffer.Parallel ........................................... A-49
Figura A-27. Desconectar entrada de compensación de carga) ............................................................. A-50
Figura A-28. Layer2.Mux1.Output2 ---> Layer1.Mux1.Input ................................................................... A-50
Tablas
9369772990 Rev R
Lógica programable del DECS-400
i